<thead id="fflbj"><font id="fflbj"><cite id="fflbj"></cite></font></thead>
    <progress id="fflbj"><thead id="fflbj"><font id="fflbj"></font></thead></progress>

            曙海教育集團
            上海:021-51875830 北京:010-51292078
            西安:029-86699670 南京:4008699035
            成都:4008699035 武漢:027-50767718
            廣州:4008699035 深圳:4008699035
            沈陽:024-31298103 石家莊:4008699035☆
            全國統一報名免費電話:4008699035
            首頁 課程表 報名 在線聊 講師 品牌 QQ聊 活動 就業
            嵌入式OS--4G手機操作系統
            嵌入式硬件設計
            Altium Designer Layout高速硬件設計
            開發語言/數據庫/軟硬件測試
            芯片設計/大規模集成電路VLSI
            其他類
            曙海教育集團
            全國報名免費熱線:4008699035 微信:shuhaipeixun
            或15921673576(微信同號) QQ:1299983702
            首頁 課程表 在線聊 報名 講師 品牌 QQ聊 活動 就業
             
               Low Power Implementation(Cadence)培訓
               班級規模及環境--熱線:4008699035 手機:15921673576( 微信同號)
                   每期人數限3到5人。
               上課時間和地點
            上課地點:【上!浚和瑵髮W(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
            最近開課時間(周末班/連續班/晚班)
            Low Power Implementation(Cadence):2020年3月16日
               實驗設備
                 ☆資深工程師授課

                    
                    ☆注重質量
                    ☆邊講邊練

                    ☆合格學員免費推薦工作

                    ☆合格學員免費頒發相關工程師等資格證書,提升您的職業資質

                    專注高端培訓15年,端海提供的證書得到本行業的廣泛認可,學員的能力
                    得到大家的認同,受到用人單位的廣泛贊譽。

                    ★實驗設備請點擊這兒查看★
               最新優惠
                   ◆請咨詢客服。
               質量保障

                    1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
                    2、培訓結束后,授課老師留給學員聯系方式,保障培訓效果,免費提供課后技術支持。
                    3、培訓合格學員可享受免費推薦就業機會。

              Low Power Implementation(Cadence)培訓

            培訓方式以講課和實驗穿插進行。

            Cadence? Incisive? Enterprise Simulato主要利用系統級至門級的涵蓋率來驅動功能驗證和除錯分析進一步促進的驗證的效率及可預測性。Cadence Incisive Enterprise Simulator?提供testbench制作、共用和分析能力,可從系統級至RTL再到門級驗證其設計,利用此環境從計劃至完成皆可支援涵蓋范圍驅動的運算法,而其原位編譯的模組可在傳統同步模擬加速並同時模擬關于behavior、transation(TLM)?、RTL和門級模型,以達到有效改善同步模擬的不良性能。它也支援工業標準的驗證語言並且與開放驗證運算法相容(OVM),因此工程師能迅速簡單地整合Cadence Incisive Enterprise Simulator以建立所需要的驗證流程。

            COURSE OUTLINE

            MDV (Metric Driven Verification) foundations workshop

            ·?????????MDV Foundations introduction

            –??MDV Foundations Planning

            –??Introduction to Planning

            ·?????????Verification Plan Development

            –??Lab 1: Launching Your First Regression

            –??Lab 2: Review the Default vPlan View in Enterprise Manager

            –??Lab 3: Creating Reusable Verification Plans

            –??Lab 4: Creating a Top Level Verification Plan

            –??Lab 5: Detecting Changes in the New Specification

            –??Lab 6: Review the vPlan in vManager

            ·?????????MDV Foundations Infrastructure ?

            –??Lab 1: Your First Enterprise Manager Regression

            –??Lab 2: Integrating project build and run

            ·?????????MDV Foundations Management

            –??Lab 1: Create your own first failures view

            –??Lab 2: Rerun Failures

            –??Lab 3: vPlan Analysis

            –??Lab 4 : Report generation

            ?

            Low Power Verification Workshop

            ???????????Introduction

            –????????Introduction to Low Power Terminology

            –????????CPF Creation

            –????????Lab: Understanding the power information from a CPF file - Solution

            ???????????Low Power Simulation Verification

            –????????Verification Planning and Metrics for Low Power

            –????????Low-Power Simulation

            –????????TCL Commands for Debug

            –????????Debugging with SimVision

            –????????Automatic Assertions

            –????????Lab: Low-Power Simulation Debug




            Assura Verification


            The Assura? Verification course covers aspects of using the Assura DRC and Assura LVS tools for design rule checks, short location, and layout-versus-schematic checks. In labs, the student executes DRC and LVS and debugs error results.


            Learning Objectives
            In this course you will:
            ? o Verify your physical IC design with Assura Verification?
            ? o Set up and run DRC and LVS?
            ? o?Locate and display results from DRC and LVS runs?
            ? o Run verification in various input and run modes


            Audience
            ? o CAD Developers
            ? o Design Engineers
            ? o? Layout Designers


            Prerequisites
            ? o Layout design experience
            ? o Physical verification experience
            ? o UNIX OS


            Course Agenda

            Unit 1

            ? o?Introduction?
            ? o?Using Assura Verification?
            ? o?Operational details?
            ? o?Inputs and outputs?
            ? o?Interactive debugging environment?
            ? o?DRC and LVS runs
            ? o?Running design-rule checks (DRC)?
            ? o?DRC error debugging techniques?
            ? o?Error Layer Window?
            ? o?Setting up DRC run parameters

            Unit 2

            ? o?Running design rule checks (continued)?
            ? o?Antenna check?
            ? o?Density check
            ? o?Running layout versus schematic (LVS) checks?
            ? o?Understanding and debugging LVS check reports?
            ? o?Setting up LVS run parameters?
            ? o?Displaying errors using the graphical user interface?
            ? o Locating LVS errors

            Unit 3

            ? o Running layout versus schematic checks (continued)?
            ? o?Debugging LVS with multiple errors?
            ? o?Using the main debugging tools?
            ? o?Mismatched nets and mismatched devices?
            ? o?Shorts locator and opens locator?
            ? o?Malformed devices?
            ? o?Pins, parameters, and rewire tools
            ? o?Unguided debugger lab module?
            ? o?Running an electrical rules check (ERC)


             

            友情鏈接:Cadence培訓 ICEPAK培訓 EMC培訓 電磁兼容培訓 sas容培訓 羅克韋爾PLC培訓 歐姆龍PLC培訓 PLC培訓 三菱PLC培訓 西門子PLC培訓 dcs培訓 橫河dcs培訓 艾默生培訓 robot CAD培訓 eplan培訓 dcs培訓 電路板設計培訓 浙大dcs培訓 PCB設計培訓 adams培訓 fluent培訓系列課程 培訓機構課程短期培訓系列課程培訓機構 長期課程列表實踐課程高級課程學校培訓機構周末班培訓 南京 NS3培訓 OpenGL培訓 FPGA培訓 PCIE培訓 MTK培訓 Cortex訓 Arduino培訓 單片機培訓 EMC培訓 信號完整性培訓 電源設計培訓 電機控制培訓 LabVIEW培訓 OPENCV培訓 集成電路培訓 UVM驗證培訓 VxWorks培訓 CST培訓 PLC培訓 Python培訓 ANSYS培訓 VB語言培訓 HFSS培訓 SAS培訓 Ansys培訓 短期培訓系列課程培訓機構 長期課程列表實踐課程高級課程學校培訓機構周末班 端海 教育 企業 學院 培訓課程 系列班 長期課程列表實踐課程高級課程學校培訓機構周末班 短期培訓系列課程培訓機構 端海教育企業學院培訓課程 系列班
            538在线视频二三区视视频