<thead id="fflbj"><font id="fflbj"><cite id="fflbj"></cite></font></thead>
    <progress id="fflbj"><thead id="fflbj"><font id="fflbj"></font></thead></progress>

            曙海教育集團
            上海:021-51875830 北京:010-51292078
            西安:029-86699670 南京:4008699035
            成都:4008699035 武漢:027-50767718
            廣州:4008699035 深圳:4008699035
            沈陽:024-31298103 石家莊:4008699035☆
            全國統一報名免費電話:4008699035 微信:shuhaipeixun或15921673576 QQ:1299983702
            首頁 課程表 報名 在線聊 講師 品牌 QQ聊 活動 就業
            嵌入式OS--4G手機操作系統
            嵌入式硬件設計
            Altium Designer Layout高速硬件設計
            開發語言/數據庫/軟硬件測試
            芯片設計/大規模集成電路VLSI
            其他類
             
                    IC Physical Design(IC物理設計)
               入學要求

                    學員學習本課程應具備下列基礎知識:
                    ◆ 電路系統的基本概念。

               班級規模及環境--熱線:4008699035 手機:15921673576( 微信同號)
                   每期人數限3到5人。
               上課時間和地點
            上課地點:【上!浚和瑵髮W(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
            最近開課時間(周末班/連續班/晚班)
            IC Physical Design培訓班:2020年3月16日
               實驗設備
                 ☆資深工程師授課

                    
                    ☆注重質量
                    ☆邊講邊練

                    ☆合格學員免費推薦工作

                    ☆合格學員免費頒發相關工程師等資格證書,提升您的職業資質

                    專注高端培訓15年,端海提供的證書得到本行業的廣泛認可,學員的能力
                    得到大家的認同,受到用人單位的廣泛贊譽。

                    ★實驗設備請點擊這兒查看★
               最新優惠
                   ◆請咨詢客服。
               質量保障

                    1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
                    2、培訓結束后,授課老師留給學員聯系方式,保障培訓效果,免費提供課后技術支持。
                    3、培訓合格學員可享受免費推薦就業機會。

                      IC Physical Design
            • 眾所周知,深亞微米器件的整體尺寸和工作頻率在近幾年已經得到了很大的突破。但是IC工程師們在基于0.25um及以下工藝進行設計時,又不得不面臨一個新的問題,即占據整體芯片延時80%的互連線延時。本課程就是介紹基于0.25um及以下工藝的數字IC設計流程和實現流程以及ASIC設計物理版圖方面設計的技巧和方法。

              IC設計和版圖工程師們在使用0.25um及以下工藝進行設計時不得不考慮新的設計方法。無論是前端的邏輯設計、綜合設計階段還是后端物理版圖實現,都要將目標集中在設計收斂上(例如工作頻率,信號完整性和可制造性)。

              適合對象:
              ASIC 物理版圖工程師,IC邏輯設計工程師,系統設計工程師,產品工程師,應用工程師,測試工程師,對IC設計和實現流程感興趣的經理人,電子工程的在讀學生和IC制造工程師。

              內容如下:

            Part I:? Introduction on IC Design & Implementation
            IC Design & Implementation Introduction
            CMOS VLSI Manufacture & layout Process
            IC Design Rules & Standard Cells
            Part II: Introduction to IC Physical Design
            Data Preparation for Layout Design
            Floor-Planning
            Pre-Rout
            Placement
            Clock Implementation
            Scan Chain Optimization
            Routing
            Layout Verification
            Part III (1): Parasitic, STA & Timing-Driven Layout
            RC Parasitic
            Layout Parasitic Extraction
            Delay Models
            Part III (2): Parasitic, STA & Timing-Driven Layout
            Introduction to Static Timing Analysis
            Timing Driven Placement/Routing & Timing Closure
            Signal Integrity and Design Closure
            Seminar Wrap-Up
            Part IV: Layout Design Labs by ApolloII Place & Rout Tool
            Lab1: Data Preparation: Create cell, load Tech. File, ref. Libs.
            Lab2: Floor-planning, Power Mesh & Pre-Rout
            Lab3: Std. Cell Placement & Optimization, Clock Tree Synthesis
            Lab4: Report Timing, Routing & Optimization, Parasitic Extraction


             

            ?
            538在线视频二三区视视频