<thead id="fflbj"><font id="fflbj"><cite id="fflbj"></cite></font></thead>
    <progress id="fflbj"><thead id="fflbj"><font id="fflbj"></font></thead></progress>

            曙海教育集團
            全國報名免費熱線:4008699035 微信:shuhaipeixun
            或15921673576(微信同號) QQ:1299983702
            首頁 課程表 在線聊 報名 講師 品牌 QQ聊 活動 就業
             
            SOPC設計高級培訓
             
               班級人數--熱線:4008699035 手機:15921673576( 微信同號)
                  增加互動環節, 保障培訓效果,堅持小班授課,每個班級的人數限3到5人,超過限定人數,安排到下一期進行學習。
               授課地點及時間
            上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【廣州分部】:廣糧大廈 【西安分部】:協同大廈 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈
            開班時間(連續班/晚班/周末班):2020年3月16日
               課時
                 ◆資深工程師授課
                    
                    ☆注重質量 ☆邊講邊練

                    ☆若學員成績達到合格及以上水平,將獲得免費推薦工作的機會
                    ★查看實驗設備詳情,請點擊此處★
               質量以及保障

                  ☆ 1、如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
                  ☆ 2、在課程結束之后,授課老師會留給學員手機和E-mail,免費提供半年的課程技術支持,以便保證培訓后的繼續消化;
                  ☆3、合格的學員可享受免費推薦就業機會。
                  ☆4、合格學員免費頒發相關工程師等資格證書,提升您的職業資質。

            課程大綱
             

             

            第一階段
            Verilog HDL高級編碼;
            Modelsim、Debussy仿真工具及Synplify pro綜合工具的使用技巧;
            建立HDL設計與電路實體間的對應關系;
            Verilog HDL實現復雜邏輯設計及構建testbench的方法及技巧;
            針對FPGA器件的代碼優化方案;
            第二階段
            FPGA設計原則(面積與速度平衡互換原則、硬件可實現原則、同步設計原則等;
            FPGA的四種操作技巧(乒乓操作、串并轉換、流水線操作及數據同步等;
            第三階段
            時序理論基本模型;
            時序理論基本參數;
            如何解決時序中的問題:關鍵路徑的處理;
            跨時鐘域的處理:異步電路同步化;
            亞穩態的出現及解決方法;
            利用QuarutsII提供的時序分析工具進行系統時序分析;
            時序分析中不同參數設置情況下時序約束結果的異同比較;
            第四階段
            單/雙口RAM、DPRAM工作時序及其使用;
            FIFO工作時序及其使用;
            ROM工作時序及其使用;
            鎖相環及串行收發器工作原理及其使用;
            對比手工編寫代碼與利用IP快速進行設計的異同;
            第五階段
            常系數復雜FIR濾波器的設計;
            使用基于IP核的設計方法和流程,針對速度、面積、和功耗的優化;
            使用EDA工具針對各個綜合階段的設計技巧,分析和驗證設計實例,綜合各種設計手段、分析方法、優化和驗證方法;
            基本實驗 I2C的設計與測試
            RSIC-CPU的設計與測試
            LDPC編碼器設計
            M序列設計
            高級加密標準AES設計
            PS2鍵鼠接口設計與實現
            異步fifo的設計與實現

             
             
              備案號:備案號:滬ICP備08026168號-1 .(2024年07月24日)....................
            友情鏈接:Cadence培訓 ICEPAK培訓 PCB設計培訓 adams培訓 fluent培訓系列課程 培訓機構課程短期培訓系列課程培訓機構 長期課程列表實踐課程高級課程學校培訓機構周末班培訓 南京 NS3培訓 OpenGL培訓 FPGA培訓 PCIE培訓 MTK培訓 Cortex訓 Arduino培訓 單片機培訓 EMC培訓 信號完整性培訓 電源設計培訓 電機控制培訓 LabVIEW培訓 OPENCV培訓 集成電路培訓 UVM驗證培訓 VxWorks培訓 CST培訓 PLC培訓 Python培訓 ANSYS培訓 VB語言培訓 HFSS培訓 SAS培訓 Ansys培訓 短期培訓系列課程培訓機構 長期課程列表實踐課程高級課程學校培訓機構周末班 端海 教育 企業 學院 培訓課程 系列班 長期課程列表實踐課程高級課程學校培訓機構周末班 短期培訓系列課程培訓機構 端海教育企業學院培訓課程 系列班
            538在线视频二三区视视频